一种高速高精度AB类全差分运算放大器的设计
摘要:通过对传统两级单端运放结构的改进,设计了一种AB类输入和输出的全差分运放,在不损失增益的前提下提高了带宽和压摆率。本运放基于JAZZ 0.18μm CMOS工艺进行设计,为了保证设计的鲁棒性,仿真覆盖了全工艺角,结果表明,在3.3 V 10%的电源电压、5 p F的大负载电容、-40~125℃温度条件下,此运放的直流开环增益大于80 d B,单位增益带宽大于170.74 MHz,转换速率大于150 V/μm,静态电流最大为5.8 m A。此运放的版图面积很小,仅为0.017 mm2,通过寄生参数的提取进行了后仿真,其结果和前仿真结果拟合得很好。
注: 保护知识产权,如需阅读全文请联系电子与封装杂志社